Technopedia Center
PMB University Brochure
Faculty of Engineering and Computer Science
S1 Informatics S1 Information Systems S1 Information Technology S1 Computer Engineering S1 Electrical Engineering S1 Civil Engineering

faculty of Economics and Business
S1 Management S1 Accountancy

Faculty of Letters and Educational Sciences
S1 English literature S1 English language education S1 Mathematics education S1 Sports Education
  • Registerasi
  • Brosur UTI
  • Kip Scholarship Information
  • Performance
  1. Weltenzyklopädie
  2. Machine IAS — Wikipédia
Machine IAS — Wikipédia 👆 Click Here! Read More..
Un article de Wikipédia, l'encyclopédie libre.
Machine IAS
Machine IAS exposée au musée national d'histoire américaine
Développeur
John Von Neumann
Fabricant
Institute for Advanced Studies (IAS)
Date de sortie
10 juin 1952
Date de retrait
15 juillet 1958
Fonctions
Type
Ordinateur
Génération
Première génération
Caractéristiques
Processeur
Modules logiques comprenant 1700 tubes électroniques. Processeur asynchrone (sans horloge)
Mémoire
Tubes de Williams, 1024 mots de 40 bits soit 40 kbits (5120 octets)
Mesures
Masse
450 kg

modifier - modifier le code - modifier WikidataDocumentation du modèle

La machine IAS (en anglais, IAS machine) est le premier ordinateur électronique construit par l'Institute for Advanced Study (IAS) de Princeton aux États-Unis.

Cet ordinateur est parfois appelé la machine de von Neumann parce que l'article décrivant sa conception a été publié par John von Neumann, un professeur de mathématiques de l'université de Princeton et de l'Institute for Advanced Study. La construction de l'ordinateur a été réalisée sous la direction de John von Neumann de la fin de 1945 jusqu'en 1951[1]. L'organisation générale de l'ordinateur est appelée l'architecture de von Neumann.

Histoire

[modifier | modifier le code]

Julian Bigelow a été engagé comme chef ingénieur pour la construction de l'ordinateur en mai 1946[2]. Hewitt Crane, Herman Goldstine, Gerald Estrin and Arthur Burks ont aussi travaillé sur le projet[3]. L'ordinateur a été en opération partielle durant l'été 1951 et il était pleinement opérationnel le 10 juin 1952[4].

Il a fonctionné jusqu'au 15 juillet 1958[5].

Description

[modifier | modifier le code]

La machine IAS était un ordinateur numérique basé sur des mots de 40 bits, chaque mot pouvant contenir deux instructions de 20 bits. La mémoire vive contenait 1 024 mots (5,1 kilooctets). Les nombres négatifs étaient représentés en complément à deux. L'ordinateur comptait deux registres : un accumulateur (AC) et un multiplicateur/quotient (MQ).

Bien que certains aient mentionné que la machine IAS était le premier ordinateur à enregistrer les instructions et les données dans la même mémoire, cela avait déjà été fait 4 ans plus tôt (en 1948) sur le Small-Scale Experimental Machine à l'université de Manchester[6].

Von Neumann avait montré que l'enregistrement des instructions et des données dans la même mémoire permettait de traiter les instructions comme des données, ce qui permettait, entre autres, d'implanter des boucles en modifiant une instruction de branchement à la fin de la boucle. L'enregistrement des instructions et des données dans la même mémoire a conduit à une surcharge du bus entre le processeur et la mémoire qui a été appelée le goulot d'étranglement de von Neumann.

La conception originale de l'ordinateur prévoyait l'utilisation d'un type de tube à vide appelé tube Selectron pour l'implantation de la mémoire vive. Des problèmes de développement de ces tubes complexes a entrainé leur remplacement par des tubes de Williams. L'ordinateur utilisait 2 300 tubes à vide. L'addition prenait 62 microsecondes et la multiplication 713 microsecondes. L'ordinateur était asynchrone, c'est-à-dire qu'il ne contenait pas d'horloge centrale régulant l'exécution des instructions. Une instruction débutait lorsque l'instruction précédente se terminait.

Ordinateurs dérivés de la machine IAS

[modifier | modifier le code]

Les plans de la machine IAS ont été largement distribués à des écoles et des compagnies intéressées par les machines à calculer, résultant en la construction de plusieurs ordinateurs dérivés dits machines IAS, même si ces machines ne sont pas compatibles au sens moderne du terme[3].

Voici quelques-unes des machines IAS :

  • AVIDAC (Laboratoire national d'Argonne) ;
  • BESK (Stockholm) ;
  • BESM (Moscou)[3] ;
  • CYCLONE (université d'État de l'Iowa)
  • DASK (Regnecentralen, Copenhague, 1958) ;
  • GEORGE (Laboratoire national d'Argonne) ;
  • IBM 701 (19 installations) ;
  • ILLIAC I (université de l'Illinois à Urbana-Champaign) ;
  • JOHNNIAC (RAND Corporation) ;
  • MANIAC I (Laboratoire national de Los Alamos) ;
  • MISTIC (université d'État du Michigan) ;
  • MUSASINO-1 (Musashino, Tokyo, Japon) ;
  • ORACLE (Laboratoire national d'Oak Ridge) ;
  • ORDVAC (Aberdeen Proving Ground) ;
  • SARA (Saab) ;
  • SILLIAC (université de Sydney) ;
  • SMIL (université de Lund) ;
  • WEIZAC (Institut Weizmann).

Références

[modifier | modifier le code]
  1. ↑ (en) « The IAS Computer, 1952 », musée national d'histoire américaine, Smithsonian Institution (consulté le 26 mai 2011)
  2. ↑ (en) John Markoff, « Julian Bigelow, 89, Mathematician and Computer Pioneer », The New York Times,‎ 22 février 2003 (lire en ligne)
  3. ↑ a b et c (en) « Electronic Computer Project », Institute for Advanced Study (consulté le 26 mai 2011)
  4. ↑ (en) Herman Goldstein, The Computer : From Pascal to von Neumann, Princeton, NJ, Princeton University Press, 1972, 378 p. (ISBN 0-691-02367-0, lire en ligne), p. 318
  5. ↑ (en) George Dyson, TED (Technology Entertainment Design), TED Conferences, LLC, mars 2003, Video (lire en ligne), « George Dyson at the birth of the computer »
  6. ↑ (en) « Manchester Baby Computer »

Voir aussi

[modifier | modifier le code]

Articles connexes

[modifier | modifier le code]
  • Liste des ordinateurs à tubes à vide

Liens externes

[modifier | modifier le code]
  • (en) The IAS Computer Family Scrapbook Australian Computer Museum Society Inc
  • (en) Willis H. Ware, The History and Development of the Electronic Computer Project at the Institute for Advanced Study, RAND, 1953 (lire en ligne)
  • (en) First Draft of a Report on the EDVAC, copie de l'avant-projet original de John Von Neumann
v · m
Technologies de processeur
  • Chronologie des microprocesseurs
  • Semi-conducteur
  • Transistor
Modèles
  • Machine abstraite
  • Ordinateur à programme enregistré
  • Automate fini
    • Déterministe
    • À file
    • Cellulaire
  • Machine de Turing
  • Alternante
  • Universelle
  • Non déterministe
  • Probabiliste
  • Hypercalcul
  • Processeur basé sur la pile
    • Machine à registres illimités
    • Machine à compteurs
    • Random access machine
  • Chemin de données
Architecture
Général
  • Microarchitecture
  • Architecture de type Harvard
  • Architecture de von Neumann
  • Architecture Dataflow
  • Transport triggered architecture
  • Boutisme
  • Mémoire
    • Non uniform memory access (NUMA)
  • Hiérarchie de mémoire
    • Mémoire virtuelle
  • Bus informatique
  • Réseau systolique
Mots
  • Architecture 8 bits
  • 15 bits (Apollo Guidance Computer)
  • 16 bits
  • 22 bits (Zuse 3)
  • 32 bits
  • 40 bits
  • 50 bits (Atanasoff–Berry Computer)
  • 64 bits
  • 128 bits
Instruction
Jeu
  • Processeur basé sur la pile
  • Processeur de signal numérique
  • Processeur vectoriel
  • Microprocesseur à jeu d'instructions étendu (CISC)
  • Processeur à jeu d'instructions réduit (RISC)
  • Very long instruction word (VLIW)
  • Explicitly parallel instruction computing (EPIC)
  • Explicit data graph execution (en) (EDGE)
  • Minimal instruction set computer (MISC)
  • Ordinateur à jeu d'instruction unique (OISC)
  • Zero instruction set computer (ZISC)
  • Informatique quantique
  • Mode d'adressage
Famille
  • Motorola 680x0
  • VAX
  • x86
  • Architecture ARM
  • Architecture MIPS
  • PowerPC
  • Architecture SPARC
  • SuperH
  • DEC Alpha
  • IA-64
  • OpenRISC
  • RISC-V
  • Microblaze
  • Little man computer
  • IBM System/3x0
    • System/390
    • System z
Exécution
  • Pipeline
    • Bulle
  • Exécution dans le désordre
    • Algorithme de Tomasulo
    • Renommage de registres
  • Prédiction de branchement
  • Exécution spéculative
  • File
Performance
  • Instructions par cycle (IPC)
  • Instructions par seconde (IPS)
  • Opérations en virgule flottante par seconde (FLOPS)
Types
Général
  • Central processing unit (CPU)
  • Processeur graphique (GPU)
    • General-purpose processing on graphics processing units (GPGPU)
  • Processeur vectoriel
  • Coprocesseur
  • Application-specific integrated circuit (ASIC)
  • System in package (SiP)
Par usage
  • Système embarqué
  • Microprocesseur
    • Multi-cœur
  • Multiprocesseur
  • Microcontrôleur
  • Processeur softcore
On chip
  • Système sur une puce (SoC)
  • Programmable (PSoC)
  • Réseau sur une puce (NoC)
Accélération
matérielle
  • Accelerated processing unit (APU)
  • Puce d'accélération de réseaux de neurones (NPU)
  • Processeur d'images (IPU)
  • Processeur physique (PPU)
  • Processeur de signal numérique (DSP)
  • Tensor Processing Unit (TPU)
  • Cryptoprocesseur sécurisé
  • Processeur réseau (NPU)
  • Processeur de bande de base (BP)
Microarchitecture
  • Microcode
  • Unité de contrôle
  • Banc de registres
  • ALU
  • FPU
  • MMU
  • TLB
  • Cache
  • Front side bus (FSB)
  • Back-side bus (en) (BSB)
Parallélisme
Général
  • Pipelining
    • Scalaire
    • Superscalaire
  • Tâche
    • Thread
    • Processus
  • Multitâche
    • Préemptif
  • Parallélisme de donnée
  • Processeur vectoriel
  • Calcul distribué
Processus
  • Multithreading
  • Hyperthreading
  • Superthreading (en)
  • Simultaneous multithreading (SMT)
  • Symmetric multiprocessing (SMP)
  • Asymmetric multiprocessing (AMP)
Taxonomie de Flynn
  • Single instruction on single data (SISD)
  • Single instruction multiple data (SIMD)
    • SWAR
  • Single instruction multiple threads (SIMT)
  • Multiple instructions single data (MISD)
  • Multiple instructions on multiple data (MIMD)
Circuiterie et unité
Général
  • Circuit intégré
    • Signaux mixtes
  • Circuit booléen
  • Interrupteur
  • Électronique analogique
  • Cœur
  • Cache
    • Processeur
    • Algorithme
    • Cohérence
  • Bus
Exécution
  • Unité arithmétique et logique (ALU)
    • Additionneur
    • Multiplieur
  • Unité de calcul en virgule flottante (FPU)
  • Unité de gestion de mémoire (MMU)
    • Translation lookaside buffer (TLB)
  • Prédiction de branchement
  • Contrôleur mémoire
Porte logique
  • Combinatoire
  • Séquentielle
  • Quantique
Registre
  • Registre de processeur
  • Registre d'état
  • Banc de registres
  • Registre à décalage
  • Registre tampon mémoire
  • Registre d'adresse mémoire
  • Compteur ordinal
Contrôle
  • Mémoire tampon
  • Microprogrammation
  • Image ROM
  • Compteur
Chemin de données
  • Multiplexeur
  • Décaleur
Cadencement
  • Signal d'horloge
  • Fréquence d'horloge
  • Coefficient multiplicateur
  • Overclocking
  • Synchrone
  • Asynchrone
  • Autosynchrone
Gestion de l'alimentation
  • Clock gating
  • Ajustement dynamique de la fréquence
  • APM
  • ACPI
  • Ajustement dynamique de la tension
Fabrication
  • Fabrication des dispositifs à semi-conducteurs
    • Lithographie en immersion
Articles liés
  • Boîtier de circuit intégré
  • Calcul hétérogène
  • Circuit imprimé
  • Électronique numérique
  • Hardware Security Module
  • Matrice de broches (PGA)
  • Plastic Leaded Chip Carrier (PLCC)
  • icône décorative Portail de l’informatique
Ce document provient de « https://fr.teknopedia.teknokrat.ac.id/w/index.php?title=Machine_IAS&oldid=229324943 ».
Catégorie :
  • Ordinateur primitif
Catégories cachées :
  • Article utilisant l'infobox Appareil informatique
  • Article utilisant une Infobox
  • Article contenant un appel à traduction en anglais
  • Portail:Informatique/Articles liés
  • Portail:Technologies/Articles liés

  • indonesia
  • Polski
  • الرية
  • Deutsch
  • English
  • Español
  • Français
  • Italiano
  • مصر
  • Nederlands
  • 本語
  • Português
  • Sinugboanong Binisaya
  • Svenska
  • Українска
  • Tiếng Việt
  • Winaray
  • 中文
  • Русски
Sunting pranala
Pusat Layanan

UNIVERSITAS TEKNOKRAT INDONESIA | ASEAN's Best Private University
Jl. ZA. Pagar Alam No.9 -11, Labuhan Ratu, Kec. Kedaton, Kota Bandar Lampung, Lampung 35132
Phone: (0721) 702022
Email: pmb@teknokrat.ac.id